Please use this identifier to cite or link to this item:
http://essuir.sumdu.edu.ua/handle/123456789/75439
Or use following links to share this resource in social networks:
Tweet
Recommend this item
Title | Impact of the High-K Dielectric Material as Spacer on Analog and RF Performance of the GS-DG-FinFET |
Other Titles |
Вплив high-K діелектричного матеріалу як буфера на аналогові та радіочастотні характеристики GS-DG-FinFET |
Authors |
Pattnaik, A.
Singh, Sruti S. Mohapatra, S.K. |
ORCID | |
Keywords |
GS-DG-FinFET спейсерна інженерія внутрішні ємності high-K SCEs gate stack-double gate-FinFET spacer engineering intrinsic capacitances |
Type | Article |
Date of Issue | 2019 |
URI | http://essuir.sumdu.edu.ua/handle/123456789/75439 |
Publisher | Sumy State University |
License | |
Citation | Pattnaik, A. Impact of the High-K Dielectric Material as Spacer on Analog and RF Performance of the GS-DG-FinFET [Текст] = Вплив high-K діелектричного матеріалу як буфера на аналогові та радіочастотні характеристики GS-DG-FinFET / A. Pattnaik, Sruti S. Singh, S.K. Mohapatra // Журнал нано- та електронної фізики. - 2019. - Т.11, № 6. - 06028. - DOI: 10.21272/jnep.11(6).06028. |
Abstract |
У багатоканальній технології транзистор DG-FinFET є новою структурою завдяки кращому електростатичному контролю над каналом. У роботі представлено дослідження транзистора FinFET з подвійним затвором (DG-FinFET), який був модифікований за допомогою high-K діелектричного матеріалу як стека затворів (GS) та спейсерної інженерії, що здатна покращити його властивості. Характеристики транзисторів DG-FinFET, GS-DG-FinFET і GS-DG-FinFET зі спейсерною конфігурацією прирівнюються до показників якості короткоканальних ефектів (SCEs), аналогових і радіочастотних застосувань. Проаналізовані показники якості SCEs, такі як підпороговий нахил (SS), індуковане стоком зменшення бар'єру (DIBL) та відношення струмів переключення (ION/IOFF). У роботі аналогова ефективність пристроїв досліджується на базі таких параметрів, як транспровідність (gm), коефіцієнт посилення транспровідності (TGF), вихідна провідність (gd), струм стоку (ID), рання напруга (VEA), внутрішнє посилення (AV). Радіочастотна ефективність аналізується на основі показників якості паразитної ємності затвора (Cgd, Cgs та Cgg), порогової частоти (fT), коефіцієнта посилення частоти (GFP) і частотного коефіцієнту транспровідності (TFP). При цьому ми намагалися провести порівняльне дослідження, щоб запропонувати можливість поліпшення характеристик структури GS-DG при VDS = 0,05 В та 1,0 В. Тут параметр DIBL демонструє величину 49,8 %, а значення SS зменшилося на 32,65 %. Виходячи з дослідження аналогової ефективності, VEA підвищився на 4,31 %, TGF пристрою покращився на 33,9%, а його посилення порівняно зі звичайним. Моделювання виконане з урахуванням параметрів 45 нм вузла відповідно до дорожньої карти ITRS для високошвидкісних додатків та низькоенергоємних схем. In multi-gate technology, the DG-FinFET is an emerging structure due to its better electrostatic control over the channel. This paper shows a systematic study of the structure, double gate (DG) FinFET, which has been modified using the high-K dielectric material as the gate stack (GS) and spacer engineering which is going to boost its properties. The analyzed SCEs are sub-threshold slope (SS), drain induced barrier lowering (DIBL), and the switching current ratio (ION/IOFF ratio). The analog performance of the devices is studied on the basis of parameters are transconductance (gm), trans-conductance gain factor (TGF), the output conductance (gd), drain current (ID), early voltage (VEA), intrinsic gain (AV). The RF performance is analyzed on the merits of parasitic gate capacitance (Cgd, Cgs and Cgg), cutoff frequency (fT), gain frequency product (GFP), and transconductance frequency product (TFP). With this we intended to provide a comparative study to suggest the possibility for better performance of the GS-DG structure at VDS = 0.05 V and 1.0 V. Here, DIBL exhibits 49.8 % and SS value is decreased by 32.65 %. For the analog performance study, the VEA is raised by 4.31 %, the TGF of the device is improved by 33.9 % and the gain has been also improved as compared to the conventional one. The simulation is carried out considering 45 nm node parameters according to the ITRS road map for the high-speed applications and low power consuming circuits. |
Appears in Collections: |
Журнал нано- та електронної фізики (Journal of nano- and electronic physics) |
Views
Australia
1
China
23870994
Germany
1
Greece
1
India
18011269
Ireland
73680
Lithuania
1
Malaysia
1
Netherlands
626
Puerto Rico
1
Singapore
1
South Korea
1
Ukraine
3160735
United Kingdom
1580994
United States
47741987
Unknown Country
1006541
Vietnam
7490
Downloads
China
1
Germany
1
India
95454326
Indonesia
1
Lithuania
1
Singapore
1
South Africa
95454326
South Korea
1
Taiwan
1
Ukraine
6291819
United Kingdom
1
United States
95454326
Unknown Country
6291823
Vietnam
1
Files
File | Size | Format | Downloads |
---|---|---|---|
Pattnaik_jnep_6_2019.pdf | 823.39 kB | Adobe PDF | 298946629 |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.