Please use this identifier to cite or link to this item:
https://essuir.sumdu.edu.ua/handle/123456789/87444
Or use following links to share this resource in social networks:
Tweet
Recommend this item
Title | Performance Estimation of Recessed Modified Junctionless Multigate Transistor |
Other Titles |
Оцінка продуктивності модифікованого безперехідного багатозатворного транзистора із вбудованим каналом |
Authors |
Kalai Selvi, K.
Dhanalakshmi, K.S. Kalaivani, Kanagarajan |
ORCID | |
Keywords |
безперехідний польовий транзистор (JLFET) робота виходу (WF) модифікований JLFET із вбудованим каналом підпорогове коливання (SS) товщина оксиду на краях затвора зменшена ширина каналу HfO2 junctionless field effect transistor (JLFET) work function (WF) recessed modified JLFET subthreshold swing (SS) oxide thickness at the gate edges reduced channel width |
Type | Article |
Date of Issue | 2022 |
URI | https://essuir.sumdu.edu.ua/handle/123456789/87444 |
Publisher | Sumy State University |
License | In Copyright |
Citation | K. Kalai Selvi, K.S. Dhanalakshmi, Kalaivani Kanagarajan, J. Nano- Electron. Phys. 14 No 1, 01008 (2022). DOI: https://doi.org/10.21272/jnep.14(1).01008 |
Abstract |
Масштабування відіграло важливу роль у покращенні швидкості та енергоспоживання. Закон
Мура наполягає на постійному періодичному зменшенні розмірів пристроїв. Інженерія затворних
діелектриків є одним із засобів зменшення розмірів пристроїв. У роботі описується моделювання
електричних характеристик зменшеної ширини каналу та збільшеної товщини діелектрика на краях
затвора безперехідного багатозатворного транзистора. Новизна роботи полягає у збільшеній товщині
оксиду затвора по краях, що зменшує струм витоку. HfO2 використовується як діелектричний
матеріал, оскільки тонкий шар SiO2 викликає виток через оксид затвора в канал. Відмінною
властивістю HfO2 є його висока діелектрична проникність (20-25), яка в 4-6 разів перевищує
проникність SiO2. У роботі були досліджені параметри продуктивності двозатворного безперехідного
FET, а саме порогова напруга (Vth), струм вимкнення (IOFF), струм увімкнення (ION), відношення
струму увімкнення до струму вимкнення (ION/IOFF) та підпорогове коливання (SS) для вікна роботи
виходу затвора від 4,6 до 5,0 еВ. У вікні роботи виходу було знайдено оптимальну продуктивність для
роботи виходу затвора 4,9 еВ. Запропонований пристрій має низький струм вимкнення та підпорогове
коливання порівняно зі звичайним безперехідним FET. У роботі представлено моделювання
безперехідного транзистора за допомогою інструменту Atlas Silvaco TCAD. Пристрій показує струм
вимкнення порядку 10 – 16 А/мкм, відношення струму увімкнення до струму вимкнення порядку 1011 і
підпорогове коливання 59,78 мВ/дек. Пристрій демонструє постійне підпорогове коливання для
діапазону робот виходу від 4,6 до 5,0 еВ. Результати моделювання показують, що пропонований
пристрій підходить для малопотужних застосувань. Scaling has been instrumental in improving speed and power consumption. Moore's law insists on a constant periodic decrease in the size of devices. Gate dielectric engineering is one of the means to reduce the size of devices. This paper describes the simulation of the electrical characteristics of a reduced channel width and an increased dielectric thickness at the gate edges of a junctionless multigate transistor. The novelty of the work is the increased gate oxide thickness at the edges that reduces the leakage current. HfO2 is used as a dielectric material because thin SiO2 layer causes leakage through the gate oxide and into the channel. The excellent property of HfO2 is its high dielectric constant value (20-25), which is 4 to 6 times higher than of SiO2. In this work, the performance parameters of a double-gate junctionless FET, namely the threshold voltage (Vth), OFF-current, ON-current, ON-to-OFF current ratio, and subthreshold swing (SS), have been investigated for the gate work function window from 4.6 to 5.0 eV. In the work function window, optimal performance has been found for a gate work function of 4.9 eV. The proposed device has low IOFF and subthreshold swing when compared to conventional junctionless FET. This paper presents the simulation of a junctionless transistor using Atlas Silvaco TCAD tool. The device shows OFFcurrent of the order of 10 – 16 A/µm, ON-to-OFF current ratio of the order of 1011 and subthreshold swing of 59.78 mV/dec. The device shows constant subthreshold swing for the work function range of 4.6 to 5.0 eV. The simulation results show that the proposed device is suitable for low power applications. |
Appears in Collections: |
Журнал нано- та електронної фізики (Journal of nano- and electronic physics) |
Views
Australia
1
China
6719
Colombia
1
Finland
1648
Germany
1
Greece
1
India
34407249
Iran
239441
Ireland
4788030
Japan
1
Latvia
1
Lithuania
1
Spain
619
Turkey
1
Ukraine
352950127
United Kingdom
93007266
United States
619196238
Unknown Country
-1866389697
Vietnam
73181
Downloads
Canada
1
China
1971605382
France
1
Hong Kong SAR China
1
India
-1647157338
Lithuania
1
Singapore
619196237
South Africa
1
Ukraine
838428597
United Kingdom
9576055
United States
619196241
Unknown Country
-1866389696
Vietnam
1
Files
File | Size | Format | Downloads |
---|---|---|---|
Kalai_Selvi_jnep_1_2022.pdf | 465.37 kB | Adobe PDF | 544455484 |
Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.