Видання, зареєтровані у фондах бібліотеки

Permanent URI for this communityhttps://devessuir.sumdu.edu.ua/handle/123456789/56

Browse

Search Results

Now showing 1 - 10 of 22
  • Item
    Засоби кодування і перетворення інформації в телекомунікаційних системах
    (Сумський державний університет, 2021) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Кулик, Ігор Анатолійович; Кулик, Игорь Анатольевич; Kulyk, Ihor Anatoliiovych; Бережна, Ольга Володимирівна; Бережная, Ольга Владимировна; Berezhna, Olha Volodymyrivna; Новгородцев, Анатолій Іванович; Новгородцев, Анатолий Иванович; Novhorodtsev, Anatolii Ivanovych; Кобяков, Олександр Миколайович; Кобяков, Александр Николаевич; Kobiakov, Oleksandr Mykolaiovych; Горячев, Олексій Євгенійович; Горячев, Алексей Евгеньевич; Horiachev, Oleksii Yevheniiovych; Протасова, Тетяна Олександрівна; Протасова, Татьяна Александровна; Protasova, Tetiana Oleksandrivna; Сердюк, Віктор Васильович; Сердюк, Виктор Васильевич; Serdiuk, Viktor Vasylovych; Шевченко, Марина Сергіївна; Шевченко, Марина Сергеевна; Shevchenko, Maryna Serhiivna; Горішняк, Андрій Олександрович; Горишняк, Андрей Александрович; Horishniak, Andrii Oleksandrovych
    В роботі розглянуті питання завадостійкого кодування із захистом інформації від несанкціонованого доступу для числових даних. Використовуються як звичайні двійкові коди, так і завадостійкі коди. В якості останніх використовуються біноміальні і отримані на їх основі рівноважні коди. Крім того використовувались квазірівноважні біноміальні коди, які дозволяли стискати інформацію. Це дозволило значно підняти завадостійкість інформації, що передається. Вибір цих кодів викликаний ще тим, що вони крім завадостійкості мають просту і гнучку структуру і є нероздільними. Це дозволяє поряд з захистом від помилок використовувати їх ще і для захисту від небажаного до них доступу. Особливо це важливо при передачі даних телекомунікаційними системами від датчиків тепла, води, електроенергії і тому подібних задач. В випадку, що досліджувався, в якості даних використовувались цифри. Вони особливо чутливі до завад, але з другого боку у них досить важко виявити розподіл ймовірності. Це дозволяє захищати їх від доступу досить простими методами, що і було зроблено в даній роботі. Була запропонована телекомунікаційна система яка успішно вирішила вказані задачі. Вона мала буферну пам'ять, пристрій відображення, пристрої одночасного кодування від завад і несанкціонованого доступу. Сумісно вони створювали системи як передачі, так і прийому інформації. Важливо також було оцінити ступінь завадостійкості кодів, що використовувались в цій системі. Для цього було проведено комп’ютерне моделювання і отримані позитивні оцінки ефективності розробленої телекомунікаційної системи. Поряд із захистом інформації важливо також підвищувати швидкість передачі інформації при її передачі, що потребує її стиснення. Ця задача вирішувалась на основі використання біноміальних чисел. Для цього підраховувалась кількість одиниць в двійковій кодовій комбінації і цим самим вони перетворювались в біноміальні комбінації. Далі вони стискувались відповідно до форму біноміальних систем числення.
  • Item
    Засоби кодування і перетворення інформації в електронних системах
    (Сумський державний університет, 2016) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Кулик, Ігор Анатолійович; Кулик, Игорь Анатольевич; Kulyk, Ihor Anatoliiovych; Маценко, Світлана Михайлівна; Маценко, Светлана Михайловна; Matsenko, Svitlana Mykhailivna; Скордiна, Олена Михайлiвна; Скордина, Елена Михайловна; Skordina, Olena Mykhailivna
    Об’єкт досліджень:розробка цифрових пристроїв для електронних систем. Предмет досліджень: завадостійкість цифрових пристроїв та захист з їх допомогою електронних систем від несанкціонованого доступу. Мета роботи:кодування інформації займає одне з важливих місць в процесі перетворення даних в різних електронних системах: автоматизованих системах управління, системах передачі і зберігання інформації. Метою кодування є підвищення ефективності роботи різних інформаційних систем за рахунок збільшення швидкості або надійності передачі для систем зв'язку, розширення можливостей обчислювальної обробки для систем машинної арифметики. Перспективним напрямом є розвиток біноміального кодування, заснованого на використанні біноміальних систем числення. Біноміальні коди, отримані на основі біноміальних систем числення, дозволяють підвищити завадостійкість цифрових пристроїв за рахунок їх структурної надлишковості, а також вирішують задачу захисту інформації від несанкціонованого доступу. У роботі досліджені біноміальні системи числення, на основі чого пропонується ідея використання біноміальних систем числення при розробці завадостійких біноміальних цифрових пристроїв, таких як лічильники імпульсів, регістри, дешифратори, перетворювачі кодів тощо, що дозволило покращити характеристики роботи сучасних цифрових систем, а також надало можливість побудувати нову концепцію їх роботи.
  • Item
    Цифрова схемотехніка
    (Сумський державний університет, 2016) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych
    Підручник «Цифрова схемотехніка» рекомендований для ВНЗ III–IV рівнів акредитації напрямів підготовки 6.172 «Телекомунікації та радіотехніка» і 6.171 «Електроніка» денної та заочної форм навчання з дисциплін «Цифрова схемотехніка» і «Пристрої цифрової електроніки». До підручника входять як теоретичні питання, так і великий обсяг ілюстративного матеріалу у вигляді структурних та функціональних схем цифрових пристроїв. У кінці лекцій і в додатках наведені запитання і задачі, що можуть використовуватися для практичних і самостійних занять, а також модульного та сесійного контролів студентів.
  • Item
    Завадостійкий N-входовий двійковий дешифратор
    (Державна служба інтелектуальної власності України, 2016) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Гутенко, Д.В.
    В основу корисної моделі поставлена задача вдосконалення існуючого завадостійкого дешифратора шляхом введення нового складу елементів та нової організації взаємозв'язків між ними, що забезпечило виявлення усіх помилок, за виключенням перестановок одиниць, на 25 виходах рівноважних дешифраторів і на виході суматора, та можливість виявлення помилок в схемах виявлення помилок рівноважних дешифраторів, розширюючи таким чином функціональні можливості дешифратора.
  • Item
    Правова статистика
    (Вид-во СумДУ, 2015) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Куліш, Анатолій Миколайович; Кулиш, Анатолий Николаевич; Kulish, Anatolii Mykolaiovych; Чередниченко, Наталія Василівна; Чередниченко, Наталия Васильевна; Cherednychenko, Nataliia Vasylivna
    Навчальний посібник «Правова статистика» відповідає програмі для вищих навчальних закладів 3–4-го рівнів акредитації. Чітке графічне виділення означень та інших текстових блоків сприяє концентрації уваги студентів на вузлових інформаційних блоках тем. До посібника входить значна кількість рисунків, блок-схем, таблиць та графіків. Формули для розрахунку показників супроводжуються прикладами їх використання у правоохоронній сфері. У додатках наведено практикуми із самостійного засвоєння використання комп’ютера для статистичних розрахунків. Цей навчальний посібник адресовано студентам вищих юридичних навчальних закладів. Він може буде корисним для співробітників правоохоронних органів, які займаються статистично-аналітичною роботою, а також фахівців різних напрямів діяльності, які бажають самостійно засвоїти методи аналізу суспільних явищ.
  • Item
    Пристрій перетворення кодів
    (Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ), 2015) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Іванчук, Олексій Васильович; Иванчук, Алексей Васильевич; Ivanchuk, Oleksii Vasylovych
    Пристрій перетворення кодів, що містить блок керування, перший та другий входи якого підключені до інформаційного входу та входу синхронізації пристрою, підсумовуючий двійковий лічильник, входи якого підключені до виходів блока керування, який відрізняється тим, що, в нього додатково введені регістр збереження, підсумовуючий біноміальний лічильник, блок порівняння, схеми контролю та заборони, при цьому входи регістра збереження підключені до інформаційного входу та виходу дозволу запису блока керування, входи підсумовуючого біноміального лічильника підключені до виходу синхронізації та скидання блока керування, а входи блока порівняння підключені до виходів регістра збереження та підсумовуючого біноміального лічильника, вихід блока порівняння заведений на третій вхід блока керування та перший вхід схеми контролю, а другий вхід схеми контролю підключений до виходу підсумовуючого біноміального лічильника, вихід схеми контролю заведений на четвертий вхід блока керування, до п'ятого входу блока керування підключений другий вихід підсумовуючого біноміального лічильника, входи схеми заборони підключені до виходів підсумовуючого двійкового лічильника та виходу видачі інформації та виходу видачі сигналу помилки блока керування і виходи схеми заборони є виходами пристрою.
  • Item
    Пристрій для дешифрування фібоначієвих кодів
    (Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ), 2015) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Маценко, Світлана Михайлівна; Маценко, Светлана Михайловна; Matsenko, Svitlana Mykhailivna
    Пристрій для дешифрування фібоначієвих кодів містить блок входів, блок 2n елементів І, блок виходів, перший елемент АБО і другий елемент АБО. Додатково введені комутатор, перший та другий елементи НІ, перший дешифратор, який має n-1 входів та n виходів, другий дешифратор, який має n входів та n-2 виходів. Блок з 2n елементів І введений до комутатора, перший вхід другого дешифратора з'єднаний з першими входами шостого, сьомого, восьмого, дев'ятого, десятого елементів І. Другий вхід другого дешифратора з'єднаний з четвертим входом першого дешифратора. Третій вхід другого дешифратора з'єднаний з третім входом першого дешифратора. Четвертий вхід другого дешифратора з'єднаний з другим входом першого дешифратора. П'ятий вхід другого дешифратора з'єднаний з першим входом першого дешифратора. Перший вихід першого дешифратора з'єднаний з п'ятим входом першого елемента АБО, з другим входом шостого елемента І, з входом першого елемента НІ, вихід якого з'єднаний з першими входами першого, другого, третього четвертого та п'ятого елементів І та з другим входом першого елемента І. Другий вихід першого дешифратора з'єднаний з четвертим входом першого елемента АБО, з другим входом сьомого елемента І та з другим входом другого елемента І. Третій вихід першого дешифратора з'єднаний з третім входом першого елемента АБО, з другим входом восьмого елемента І та з другим входом третього елемента І. Четвертий вихід першого дешифратора з'єднаний з другим входом першого елемента АБО, з другим входом дев'ятого елемента І та з другим входом четвертого елемента І. П'ятий вихід першого дешифратора з'єднаний з першим входом першого елемента АБО, з другим входом десятого елемента І та з другим входом п'ятого елемента І, перший вихід другого дешифратора з'єднаний з першим входом другого елемента АБО, другий вихід другого дешифратора з'єднаний з другим входом другого елемента АБО, третій вихід другого дешифратора з'єднаний з третім входом другого елемента АБО, виходи першого та другого елементів АБО об'єднані другим елементом НІ. Входи другого дешифратора є відповідними входами блока входів пристрою, виходи блока елементів І, другого елемента НІ і другого дешифратора є відповідними виходами блока виходів пристрою.
  • Item
    Методи і засоби побудови біноміальних цифрових пристроїв для телекомунікаційних систем
    (СумДУ, 2014) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Скордiна, Олена Михайлiвна; Скордина, Елена Михайловна; Skordina, Olena Mykhailivna; Іванчук, Олексій Васильович; Иванчук, Алексей Васильевич; Ivanchuk, Oleksii Vasylovych
    У роботі досліджені біноміальні системи числення, на основі чого пропонується ідея використання біноміальних систем числення при розробці завадостійких і відмовостійких біноміальних цифрових пристроїв, такі як лічильники імпульсів, регістри, дешифратори, перетворювачі кодів тощо, що дозволить покращити характеристики роботи сучасних телекомунікаційних систем, а також надасть можливість побудувати нову концепцію їх роботи.
  • Item
    Перешкодостійкий лічильник імпульсів Борисенко-Стахова
    (Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ), 2014) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Стахов, Олексій Петрович
    Перешкодостійкий лічильник імпульсів Борисенко-Стахова належить до автоматики і обчислювальної техніки та може бути використаний в пристроях дискретної обробки і передачі інформації. Лічильник складається з регістра, що містить n тригерів і n схем І та додатково введені блок аналізу, блок диспозицій, блок контролю, блок установки нуля. Так, в блок аналізу вводять додатково n-1 двовходові схеми І, входи яких з'єднуються з інверсними виходами двох тригерів регістра, що стоять поряд, а виходи сполучені з інверсними входами відповідних їм двох схем І блока диспозицій, вихід кожної з яких при цьому заведений на відповідний вхід схеми І сусіднього старшого розряду цього ж блока. У регістрі введені зв'язки з прямих виходів тригерів на відповідні входи схем І регістра, що стоять поряд у сусідніх старших розрядах.
  • Item
    Лічильник імпульсів
    (Державне підприємство "Український інститут промислової власності" (УКРПАТЕНТ), 2014) Борисенко, Олексій Андрійович; Борисенко, Алексей Андреевич; Borysenko, Oleksii Andriiovych; Маценко, Світлана Михайлівна; Маценко, Светлана Михайловна; Matsenko, Svitlana Mykhailivna
    Лічильник імпульсів, що містить n-розрядний регістр, кожен розряд якого містить тригер та елемент І, блок аналізу, що містить n-1 елементів І, блок диспозицій, що містить n-1 елементів І з інверторами на входах, блок контролю, що містить n-1 елементів I, об'єднаних елементом АБО, блок установки в нуль, що містить n-1 елементів АБО та елемент І, до першого входу якого приєднана шина тактових імпульсів. Виходи n-1 елементів I блока аналізу з'єднані з першими входами n-1 елементів І регістра, другі входи яких та перший вхід елемента І блока установки в нуль з'єднані з вхідною шиною тактових імпульсів. Прямі виходи n-1 тригерів з'єднані з третіми входами елементів І регістра, четверті входи яких з'єднані з виходами n-2 елементів І блока диспозицій, вихід n-1-го елемента І блока диспозицій з'єднаний з третім входом елемента І блока установки в нуль. Виходи елементів І регістра з'єднані з входами установки тригерів в одиничний стан, інверсні виходи тригерів з'єднані з першими та другими входами n-1 елементів І блока аналізу, прямі виходи тригерів з'єднані з першими та другими входами n-1 елементів І блока контролю, прямий вихід n-го тригера з'єднаний з другим входом елемента І блока установки в нyль, виходи елементів І блока контролю з'єднані з входом елемента АБО. При цьому в лічильник додатково введені додаткові інвертори, які утворюють блок диспозицій та додаткових зв'язків в елементах АБО блока установки в нуль. При цитуванні документа, використовуйте посилання http://essuir.sumdu.edu.ua/handle/123456789/35866