Please use this identifier to cite or link to this item: https://essuir.sumdu.edu.ua/handle/123456789/89807
Or use following links to share this resource in social networks: Recommend this item
Title Power and Threshold Voltage Analysis of 14 nm FinFET 12T SRAM Cell for Low Power Applications
Other Titles Аналіз потужності та порогової напруги 12T SRAM комірки 14 нм FinFET для додатків із низьким енергоспоживанням
Authors Parthasarathi, P.
T.S. Arun, Samuel
Vimala, P.
Arumugam, N.
ORCID
Keywords SRAM
FinFET
розсіювання потужності
BSIM4
Microwind
power dissipation
Type Article
Date of Issue 2022
URI https://essuir.sumdu.edu.ua/handle/123456789/89807
Publisher Sumy State University
License In Copyright
Citation P. Parthasarathi, T.S. Arun Samuel, P. Vimala, N. Arumugam, J. Nano- Electron. Phys. 14 No 5, 05008 (2022) DOI: https://doi.org/10.21272/jnep.14(5).05008
Abstract Вбудовані модулі SRAM є обов’язковими компонентами сучасних SoCs. У зв’язку зі збільшенням популярності портативних пристроїв із живленням від акумуляторів останнім часом багато уваги приділяється конструкціям мікросхем із низьким енергоспоживанням. Традиційні конструкції комірок SRAM є водночас енергоємними та неефективними в цю нову еру швидкісних мобільних обчислень. Дане дослідження зосереджено на розсіюванні потужності операцій читання та запису 12T SRAM комірки 14 нм FinFET при різних температурах. Розсіювання потужності запропонованої SRAM комірки було розраховано та порівняно з розсіюванням різних існуючих технологій. Модель BSIM4 із коротким каналом пропонується як 12T SRAM комірка 14 нм FinFET. Розсіювана потужність запропонованої 12T SRAM комірки становила 7,430 мкВт для читання та 12,278 мкВт для запису при температурі 45 °C. Рекомендована SRAM комірка мала нижчу розсіювану потужність. Однак порогова напруга поступово знижувалася, оскільки розмір FinFET було зменшено з 65 до 14 нм. Для моделювання 14 нм FinFET використовувалися інструменти DSCH 3.8 і Microwind 3.8.
Embedded SRAM units are required components in today's SoCs. Due to the increased popularity of portable battery-powered devices, low-power IC design has become a focus in recent years. Traditional SRAM cell designs are both power-hungry and underperforming in this new era of speedy mobile computing. This research focuses on the power dissipation of 14 nm FinFET 12T SRAM read and write operations at various temperatures. The power dissipation of the suggested SRAM cell was calculated and compared to that of various existing technologies. A BSIM4 model with a short channel is offered as the proposed 14 nm FinFET 12T SRAM cell. The proposed 12T SRAM power dissipation was 7.430 µw for reading and 12.278 µw for writing operations at 45 °C. The recommended SRAM cell had a lower power dissipation. However, the threshold voltage was gradually reduced as the FinFET transistor was scaled down from 65 to 14 nm. For 14 nm FinFET simulations, the DSCH 3.8 and Microwind 3.8 tools were used.
Appears in Collections: Журнал нано- та електронної фізики (Journal of nano- and electronic physics)

Views

Austria Austria
1
Canada Canada
1
China China
560418
Germany Germany
1
Hungary Hungary
1
India India
560424
Ireland Ireland
345
Japan Japan
1
Malaysia Malaysia
1
Russia Russia
16
South Korea South Korea
341
Ukraine Ukraine
40879
United Kingdom United Kingdom
20436
United States United States
1524386
Unknown Country Unknown Country
40876

Downloads

Australia Australia
2748128
Belgium Belgium
1
Canada Canada
1
China China
560428
Egypt Egypt
1
Germany Germany
1
India India
2748130
Iran Iran
169
Ireland Ireland
1
Israel Israel
1
Malaysia Malaysia
20437
Palestinian Territories Palestinian Territories
1
Russia Russia
1
Singapore Singapore
1
South Korea South Korea
156870
Taiwan Taiwan
560419
Ukraine Ukraine
560419
United Kingdom United Kingdom
1
United States United States
2748132
Unknown Country Unknown Country
1

Files

File Size Format Downloads
Parthasarathi_jnep_5_2022.pdf 387,45 kB Adobe PDF 10103143

Items in DSpace are protected by copyright, with all rights reserved, unless otherwise indicated.